松本 聡 (マツモト サトシ)

MATSUMOTO Satoshi

写真a

職名

教授

研究室住所

福岡県北九州市戸畑区仙水町1-1

研究分野・キーワード

取得学位 【 表示 / 非表示

  • 早稲田大学 -  博士(工学)  1996年12月

学内職務経歴 【 表示 / 非表示

  • 2016年04月
    -
    2017年03月

    九州工業大学   工学部   工学部電気電子工学科長  

  • 2016年04月
    -
    2017年03月

    九州工業大学   大学院工学研究院   工学研究院電気電子工学研究系長  

  • 2010年04月
    -
    継続中

    九州工業大学   大学院工学研究院   電気電子工学研究系   教授  

 

論文 【 表示 / 非表示

  • Impact of the passive component structure for high efficiency and fast response POL using Power Supply on Chip

    K. Kajihara, S. Abe, S. Matsumoto

    Journal of the Institute of Industrial Applications Engineers  ( Institute of Industrial Applications Engineers )  8 ( 1 ) 1 - 7   2020年01月  [査読有り]

    DOI

  • Si (100)-GaN/Si (111) low temperature wafer bonding process for 3D power supply on chip

    R. Ishito, K. Ono, S. Matsumoto

    IEEE CPMT Symposium Japan 2019 (ICSJ2019)  ( IEEE )  ECR Session12   2019年11月  [査読有り]

    Japan  Kyoto  2019年11月  -  2019年11月

  • Transformer-less floating gate driver for 3D power SoC

    M. Nakayama, S. Abe, S.Matsumoto

    2019 International 3D Systems Integration Conference (3DIC)  ( IEEE )  B4P-C 4055   2019年10月  [査読有り]

    Japan  Sendai  2019年10月  -  2019年10月

  • Novel Software Defined Power Supply Utilizing Power Supply on Chip -Power supply which outputs the regulated output voltage by only connecting the load-

    T. Oka, S. Abe, S. Matsumoto

    21th European Conference on Power Electronics and Applications (EPE 2019, ECCE Europe)     DS2f 112   2019年09月  [査読有り]

    Italy  Gen0va  2019年09月  -  2019年09月

  • Novel Fully Digital-controlled point of load converter based on H-bride DC-DC converter

    T. Oka, S. Nakano, S. Abe, S. Matsumoto

    IEEJ Journal of Industry Application  ( IIEEJ )  8 ( 5 ) 813 - 819   2019年09月  [査読有り]

    DOI

全件表示 >>

口頭発表・ポスター発表等 【 表示 / 非表示

  • A new control strategy of the on-chip POL based on parallel connections

    Satoshi Matsumoto

    International Workshop on Power Supply On Chip  (San Francisco)  2012年11月  -  2012年11月    IEEE

  • Numerical predictions of a new SOI structure using thin-diamond film used as insulator

    Satoshi Matsumoto

    nternational Workshop on Power Supply On Chip  (San Francisco)  2012年11月  -  2012年11月    IEEE

  • A high-efficiency 5-GHz-band power MOSFET fabricated by silicon-on-insulator technology

    2003 Japan-United State Joint Workshop on Space Solar Power System(JUSPS’03)  2003年04月  -  2003年04月   

科研費獲得実績 【 表示 / 非表示

  • 高排熱と電磁ノイズ遮蔽を実現するパワーSupply on Chip用基板の研究

    基盤研究(B)

    研究期間:  2015年04月  -  2018年03月

    研究課題番号:  15H03965

  • パワーSOC(Supply on Chip)実現に向けての回路・制御技術の研究

    挑戦的萌芽研究

    研究期間:  2013年04月  -  2015年03月

    研究課題番号:  25630111

  • 超高密度パワーSOC(Supply on Chip)用集積回路基板の研究

    基盤研究(B)

    研究期間:  2012年04月  -  2016年03月

    研究課題番号:  24360111

受託研究・共同研究実施実績 【 表示 / 非表示

  • パワーデバイスとSi-LSIを積層した3次元パワーSoCの実用化に係る調査

    受託研究

    研究期間:  2016年01月  -  2016年06月

 

担当授業科目 【 表示 / 非表示

  • 2019年度  集積回路工学

  • 2019年度  電気回路Ⅲ

  • 2019年度  電気回路Ⅲ

  • 2019年度  集積回路デバイス特論

  • 2018年度  集積回路工学

全件表示 >>

 

国際会議の開催 【 表示 / 非表示

  • International Conference on Solid State Devices and Materials 2014

    2014年09月08日  -  2014年09月11日  The Japan Society of Applied Physics

  • International Power Electronics Conference 2014

    2014年05月18日  -  2014年05月21日  IEEJ

  • International Conference on Solid State Devices and Materials 2013

    2013年09月24日  -  2013年09月27日  The Japan Society of Applied Physics