口頭発表・ポスター発表等 - 中村 和之
-
シリコン再プロセス技術によるウエハへのチップ再固定と配線形成
鳩野 友理,大西 浩輝,細田 健斗,馬場 昭好,中村 和之
LSIとシステムのワークショップ 2019 電子情報通信学会 集積回路研究会
-
小規模SRAM回路のフリーツールによるレイアウト設計及び検証
中野 裕次,松本 浩,中村 和之
LSIとシステムのワークショップ 2018 電子情報通信学会 集積回路研究会
-
Fully Digital Ternary Content Addressable Memory using Ratio-less SRAM Cells and Hierarchical-AND Matching Comparator for Ultra-low-voltage Operation
D. Nishikata
2018 international Symposium on Dependable integrated Systems Dependable Integrated Systems Research Center, Kyushu Institute of Technology
-
レイアウト設計・レイアウト検証におけるフリーツール代用化に関する研究
松本 浩,細田 健斗,西方 大輔,山口 翔吾,中村 和之
LSIとシステムのワークショップ 2017 電子情報通信学会 集積回路研究会
-
A DC-balanced Bus-invert Coding for Stabilizing the Intermediate Power Level in Stacked-Vdd LSIs
A. Rahmat
2016 international Symposium on Dependable integrated Systems Dependable Integrated Systems Research Center, Kyushu Institute of Technology
-
12トランジスタ完全相補型レシオレスSRAMの低電圧動作特性
近藤 敬宏,山本 裕允,法華津 智子,伊見 仁,岡村 均,中村和之
LSIとシステムのワークショップ 2015 電子情報通信学会 集積回路研究会
-
An Optimal Design Method for CMOS Even-Stage Ring Oscillators Containing Latches
Yusuke Kohara
2015 international Symposium on Dependable integrated Systems Dependable Integrated Systems Research Center, Kyushu Institute of Technology
-
A Ratio-less Full-complementary 12-transistor SRAM for Ultra-low Supply-voltage Operation
Takahiro Kondo
2015 international Symposium on Dependable integrated Systems Dependable Integrated Systems Research Center, Kyushu Institute of Technology
-
コーディング法による電源スタック型回路の中間電位安定化に関する評価チップの開発と測定による性能実証
久保直也,肥塚大輝,西山智史,山之口誠将,中村和之
LSIとシステムのワークショップ 2014 電子情報通信学会 集積回路研究会
-
CMOS SRAMセルのしきい値電圧ばらつき耐性評価用TEGの設計及び評価
伊見仁,徳丸翔吾,岡村均、中村和之
LSIとシステムのワークショップ 2014 電子情報通信学会 集積回路研究会
-
Mosaic SRAM Cell TEGs with Intentionally-Added Device Variability for Confirming the Ratio-less SRAM Operation
Hitoshi Okamura
2014 international Symposium on Dependable integrated Systems Dependable Integrated Systems Research Center, Kyushu Institute of Technology
-
A Stabilization Technique for Intermediate Power Level in Stacked-Vdd ICs using Parallel I/O Signal Coding
Naoya Kubo
2014 international Symposium on Dependable integrated Systems Dependable Integrated Systems Research Center, Kyushu Institute of Technology
-
耐素子ばらつき・超低消費電力のレシオレスSRAM 回路
中村和之
イノベーション・ジャパン2013~大学見本市&ビジネスマッチング~ NEDO&JST
-
Ratio-less 10Tr-SRAMセルとColumn Retention Loop構造による完全デジタルSRAMの設計及び評価
山本裕允、齋藤貴彦、岡村均、中村和之
LSIとシステムのワークショップ 2013 電子情報通信学会 集積回路研究会
-
CMOS偶数段リング発振回路における設計マージン 測定用ユニバーサルTEGの開発
太田恒平,平川豊,本村綾美,三村法寛,中村和之
LSIとシステムのワークショップ 2012 電子情報通信学会 集積回路研究会
-
コーディング法を用いた電源スタック型回路の中間電位安定化
西山智史,山之口誠将,中村和之
LSIとシステムのワークショップ 2012 電子情報通信学会 集積回路研究会
-
省面積抵抗ストリングDAC と閉ループ・オフセット検出を用いたCMOS オペアンプのオフセット校正
森本浩之、後藤弘明、藤原宗、中村
デザインガイア2011
-
高速高信頼性の一線シリアルI/Fを用いた製造後補正可能な三端子レギュレーター
森本浩之、小池洋紀、中村
LSIとシステムのワークショップ 2011
-
電源遷移時間を考慮した偶数段リング発振回路発振領域の検討
三村、平川、中村
電子情報通信学会 2011総合大会 電子情報通信学会
-
CMOS偶数段リング発振回路の設計マージンの測定
平川、本村、三村、中村
電子情報通信学会 2011総合大会 電子情報通信学会